Socket | AMD Socket G34 | Intel Socket 1356 |
---|---|---|
kích thước tiến trình | 32 nm | 32 nm |
Bóng bán dẫn | 2,400 million | 1,270 million |
Kích thước chết | 316 mm² | 294 mm² |
Gói | — | — |
Nhà sản xuất | — | Intel |
Tần số | 2.3 GHz | 2.1 GHz |
---|---|---|
Ép xung | up to 3.2 GHz | up to 2.9 GHz |
Xung nhịp cơ bản | 200 MHz | 100 MHz |
Hệ số nhân | 11.5x | 21.0x |
Mở khoá hệ số nhân | No | No |
Công suất thiết kế | 115 W | 95 W |
Vôn | — | 1.35 V |
Phân khúc | Server/Workstation | Server/Workstation |
---|---|---|
Tình trạng sản xuất | End-of-life | unknown |
Ngày phát hành | Nov 14th, 2011 | May 14th, 2012 |
Tên mã | Interlagos | Sandy Bridge-EN |
Thế hệ | Opteron | Xeon E5 |
Phần | OS6276WKTGGGU | SR0LJ |
Bộ nhớ hỗ trợ | DDR3 | DDR3 |
Bộ nhớ ECC | No | Yes |
PCI Express | Gen 2 | — |
Số lõi | 16 | 8 |
---|---|---|
Số luồng | 16 | 16 |
SMP # CPUs | 4 | 2 |
Đồ hoạ tích hợp | — | — |
Bộ nhớ đệm L1 | 768K | 64K (per core) |
---|---|---|
Bộ nhớ đệm L2 | 16MB | 256K (per core) |
Bộ nhớ đệm L3 | 8MB (per die) | 20MB (shared) |
Ghi chú | 16KB L1 data cache per core. 64KB L1 instruction cache shared per two cores (per module). 2MB L2 cache shared per two cores (per module). 8MB L3 cache shared per eight cores (per die). 14MB total L3 cache available when using HT Assist. | — |
---|
AES | Yes | — |
---|---|---|
AES-NI | — | Yes |
AMD-V | Yes | — |
AMD64 | Yes | — |
AVX | Yes | Yes |
CLMUL | Yes | — |
CVT16 | Yes | — |
EIST | — | Yes |
EVP | Yes | — |
FMA4 | Yes | — |
HTT | — | Yes |
Intel 64 | — | Yes |
MMX | Yes | Yes |
SSE | Yes | Yes |
SSE2 | Yes | Yes |
SSE3 | Yes | Yes |
SSE4.1 | Yes | — |
SSE4.2 | Yes | Yes |
SSE4A | Yes | — |
SSSE3 | Yes | Yes |
TXT | — | Yes |
VT-d | — | Yes |
VT-x | — | Yes |
XD bit | — | Yes |
XOP | Yes | — |