ソケット | AMD Socket G34 | Intel Socket 1200 |
---|---|---|
プロセスサイズ | 32 nm | 14 nm |
トランジスタ | 2,400 million | unknown |
ダイサイズ | 315 mm² | unknown |
パッケージ | — | FC-LGA1200 |
鋳造所 | — | Intel |
tCaseMax | — | 72°C |
tJMax | — | 100°C |
周波数 | 2.8 GHz | 2.8 GHz |
---|---|---|
ターボクロック | up to 3.5 GHz | up to 4.5 GHz |
ベースクロック | 200 MHz | 100 MHz |
乗数 | 14.0x | 28.0x |
マルチプライヤロック解除 | No | Yes |
TDP | 140 W | 65 W |
市場 | Server/Workstation | Server/Workstation |
---|---|---|
生産状況 | unknown | Active |
発売日 | Nov 5th, 2012 | Sep 8th, 2021 |
コードネーム | Abu Dhabi | Rocket Lake-E |
世代 | Opteron | Xeon |
パーツ | OS6386YETGGHK | unknown |
メモリサポート | DDR3 | DDR4-3200 MHz Dual-channel |
ECCメモリ | No | Yes |
PCIエクスプレス | Gen 2 | Gen 4, 44 Lanes(CPU only) |
コア数 | 16 | 4 |
---|---|---|
スレッド数 | 16 | 4 |
SMP # CPUs | 4 | 1 |
統合グラフィックス | — | — |
キャッシュ L1 | 768K | 64K (per core) |
---|---|---|
キャッシュ L2 | 16MB | 512K (per core) |
キャッシュ L3 | 8MB (per die) | 8MB (shared) |
ノート | 16KB L1 data cache per core. 64KB L1 instruction cache shared per two cores (per module). 2MB L2 cache shared per two cores (per module). | — |
---|
ABM | — | Yes |
---|---|---|
ADX | — | Yes |
AES | Yes | — |
AES-NI | — | Yes |
AMD-V | Yes | — |
AMD64 | Yes | — |
AVX | Yes | Yes |
AVX 1.1 | Yes | — |
AVX2 | — | Yes |
AVX512 | — | Yes |
BMI1 | — | Yes |
BMI2 | — | Yes |
CLMUL | Yes | Yes |
CVT16 | Yes | — |
EIST | — | Yes |
F16C | Yes | Yes |
FMA3 | Yes | Yes |
FMA4 | Yes | — |
Intel 64 | — | Yes |
MMX | Yes | Yes |
RdRand | — | Yes |
SHA | — | Yes |
SSE | Yes | Yes |
SSE2 | Yes | Yes |
SSE3 | Yes | Yes |
SSE4.1 | Yes | — |
SSE4.2 | Yes | Yes |
SSE4A | Yes | — |
SSSE3 | Yes | Yes |
TBT 2.0 | — | Yes |
TSX | — | Yes |
TXT | — | Yes |
VT-d | — | Yes |
VT-x | — | Yes |
XD bit | — | Yes |
XOP | Yes | — |