ソケット | Intel BGA 1449 | Intel Socket 2011 |
---|---|---|
鋳造所 | Intel | Intel |
プロセスサイズ | 10 nm | 22 nm |
トランジスタ | unknown | 1,400 million |
ダイサイズ | unknown | 160 mm² |
パッケージ | FC-BGA1449 | — |
tCaseMax | 72°C | — |
tJMax | 100°C | — |
周波数 | 2000 MHz | 2.1 GHz |
---|---|---|
ターボクロック | up to 3.7 GHz | — |
ベースクロック | 100 MHz | 100 MHz |
乗数 | 20.0x | 21.0x |
マルチプライヤロック解除 | No | No |
TDP | 28 W | 80 W |
市場 | Mobile | Server/Workstation |
---|---|---|
生産状況 | Active | unknown |
発売日 | Sep 2nd, 2020 | Sep 1st, 2013 |
コードネーム | Tiger Lake-U | Ivy Bridge-EP |
世代 | Core i3 | Xeon E5 |
パーツ | unknown | SR1AN |
メモリサポート | DDR4-3733 MHz Dual-channel | DDR3 Quad-channel |
ECCメモリ | No | Yes |
PCIエクスプレス | Gen 4, 16 Lanes(CPU only) | Gen 3 |
コア数 | 4 | 6 |
---|---|---|
スレッド数 | 8 | 12 |
SMP # CPUs | 1 | 2 |
統合グラフィックス | Iris Xe Graphics G4 | — |
キャッシュ L1 | 96K (per core) | 64K (per core) |
---|---|---|
キャッシュ L2 | 1.25MB (per core) | 256K (per core) |
キャッシュ L3 | 8MB (shared) | 15MB (shared) |
AES-NI | Yes | Yes |
---|---|---|
AVX | Yes | Yes |
AVX-512 | Yes | — |
AVX2 | Yes | — |
BMI1 | Yes | — |
BMI2 | Yes | — |
Boost 2.0 | Yes | — |
CLMUL | Yes | — |
ECC | — | Yes |
EIST | Yes | Yes |
EPT | — | Yes |
F16C | Yes | Yes |
FMA3 | Yes | — |
HTT | Yes | Yes |
Intel 64 | Yes | Yes |
MMX | Yes | Yes |
SSE | Yes | Yes |
SSE2 | Yes | Yes |
SSE3 | Yes | Yes |
SSE4.2 | Yes | Yes |
SSSE3 | Yes | Yes |
TSX | Yes | — |
TXT | Yes | Yes |
VT-d | Yes | Yes |
VT-x | Yes | Yes |
XD bit | Yes | Yes |