ソケット | AMD Socket AM3+ | Intel Socket 2011 |
---|---|---|
プロセスサイズ | 32 nm | 32 nm |
トランジスタ | 1,200 million | 1,270 million |
ダイサイズ | 315 mm² | 294 mm² |
パッケージ | µPGA | FC-LGA10 |
鋳造所 | — | Intel |
周波数 | 2.8 GHz | 1800 MHz |
---|---|---|
ターボクロック | up to 3.8 GHz | — |
ベースクロック | 200 MHz | 100 MHz |
乗数 | 14.0x | 18.0x |
マルチプライヤロック解除 | No | No |
TDP | 45 W | 80 W |
電圧 | — | 1.35 V |
市場 | Server/Workstation | Server/Workstation |
---|---|---|
生産状況 | unknown | unknown |
発売日 | Dec 4th, 2012 | Mar 6th, 2012 |
コードネーム | Delhi | Sandy Bridge-EP |
世代 | Opteron | Xeon E5 |
パーツ | OS3350HOW4KHK | SR0LB |
メモリサポート | DDR3 Dual-channel | DDR3 Quad-channel |
ECCメモリ | No | Yes |
PCIエクスプレス | Gen 2 | Gen 3 |
コア数 | 4 | 4 |
---|---|---|
スレッド数 | 4 | 4 |
SMP # CPUs | 1 | 2 |
統合グラフィックス | — | — |
キャッシュ L1 | 192K | 64K (per core) |
---|---|---|
キャッシュ L2 | 4MB | 256K (per core) |
キャッシュ L3 | 8MB (shared) | 10MB (shared) |
ノート | 16KB L1 data cache per core. 64KB L1 instruction cache shared per two cores (per module). 2MB L2 cache shared per two cores (per module). | — |
---|
6.4GT/s QPI | — | Yes |
---|---|---|
AES | Yes | — |
AES-NI | — | Yes |
AMD-V | Yes | — |
AMD64 | Yes | — |
AVX | Yes | Yes |
CLMUL | Yes | — |
CVT16 | Yes | — |
EIST | — | Yes |
EVP | Yes | — |
FMA3 | Yes | — |
FMA4 | Yes | — |
Intel 64 | — | Yes |
MMX | Yes | Yes |
SSE | Yes | Yes |
SSE2 | Yes | Yes |
SSE3 | Yes | Yes |
SSE4.1 | Yes | — |
SSE4.2 | Yes | Yes |
SSE4A | Yes | — |
SSSE3 | Yes | Yes |
TXT | — | Yes |
VT-d | — | Yes |
VT-x | — | Yes |
XD bit | — | Yes |
XOP | Yes | — |